T flip flop'ta 'T', 'Geçiş' terimini tanımlar. İçinde SR Flip Flop , ara durum oluşumunu önlemek için 'Geçiş' veya 'Tetikleyici' girişi adı verilen yalnızca tek bir giriş sağlıyoruz. Şimdi, bu flip-flop bir Geçiş anahtarı olarak çalışıyor. Bir sonraki çıkış durumu, mevcut durum çıkışının tamamlayıcısı ile değiştirilir. Bu işleme 'Geçiş Yapma' denir.
'JK Flip Flop'ta değişiklikler yaparak 'T Flip Flop'u oluşturabiliriz. 'T Flip Flop'un yalnızca bir girişi vardır ve bu, girişin bağlanmasıyla oluşturulur. JK flip flop . Bu tek girişe T denir. Basit bir deyişle, 'JK Flip Flop'u dönüştürerek 'T Flip Flop'u oluşturabiliriz. Bazen 'T Flip Flop', tek girişli 'JK Flip Flop' olarak anılır.
'T-Flip Flop'un blok diyagramı, T'nin 'Geçiş girişi'ni tanımladığı ve CLK'nin saat sinyali girişini tanımladığı yerde verilmiştir.
T Flip Flop Devresi
'T Flip Flop'u oluşturmak için kullanılan aşağıdaki iki yöntem vardır:
- Çıkış geri bildirimini 'SR Flips Flop'taki girişe bağlayarak.
- T ve Q'nun XOR işlemini yaptıktan sonra elde ettiğimiz çıktıyı aktarıyoruzÖNCEKİD Flip Flop'ta D girişi olarak çıkış.
Yapı
'T Flip Flop', AND geçidinin çıkışını 'SR Flip Flop'un NOR geçidine giriş olarak geçirerek tasarlanmıştır. 'AND' kapılarının girişleri, mevcut çıkış durumu Q ve onun tamamlayıcısı Q', her bir AND kapısına geri gönderilir. Geçiş girişi, giriş olarak AND kapılarına iletilir. Bu kapılar Clock (CLK) sinyaline bağlanır. 'T Flip Flop'ta, geçiş girişi olarak dar tetikleyicilerden oluşan bir darbe dizisi geçirilir ve bu, flip flop'un çıkış durumunu değiştirir. 'SR Flip Flop' kullanan 'T Flip Flop'un devre şeması aşağıda verilmiştir:
'T Flip Flop', 'D Flip Flop' kullanılarak oluşturulur. D flip - flop'ta T girişinin 'Q çıkışı' ile XOR işlemi gerçekleştirildikten sonraki çıkışıÖNCEKİ' D girişi olarak iletilir. 'D Flip Flop' kullanan 'T-Flip Flop'un mantıksal devresi aşağıda verilmiştir:
Bir D Flip Flop'un en basit yapısı JK Flip Flop'tur. 'JK Flip Flop'un her iki girişi de tek bir T girişi olarak bağlanır. Aşağıda 'JK Flip Flop'tan oluşan T Flip Flop'un mantıksal devresi verilmiştir:
T Flip Flop'un Doğruluk Tablosu
Üst NAND geçidi etkinleştirilir ve alt NAND geçidi, Q To çıkışı 0'a ayarlandığında devre dışı bırakılır. Flip flop'u 'ayar durumu (Q=1)' haline getirin, tetik, flip floptaki S girişini geçer.
Q çıkışı 1'e ayarlandığında üst NAND geçidi devre dışı bırakılır ve alt NAND geçidi etkinleştirilir. Tetik, flip flop'u sıfırlama durumunda (Q=0) yapmak için flip floptaki R girişini geçer.
T-Flip Flop'un Operasyonları
T flip flop'un bir sonraki durumu, T girişi false veya 0'a ayarlandığında mevcut duruma benzer.
- Geçiş girişi 0'a ayarlanmışsa ve mevcut durum da 0 ise, sonraki durum 0 olacaktır.
- Geçiş girişi 0'a ayarlanmışsa ve mevcut durum 1 ise sonraki durum 1 olacaktır.
Flip flop'un bir sonraki durumu, geçiş girişi 1'e ayarlandığında mevcut durumun tersidir.
- Geçiş girişi 1 olarak ayarlanmışsa ve mevcut durum 0 ise sonraki durum 1 olacaktır.
- Geçiş girişi 1 olarak ayarlanmışsa ve mevcut durum 1 ise bir sonraki durum 0 olacaktır.
'T Flip Flop', set ve reset girişleri gelen tetikleyici tarafından alternatif olarak değiştirildiğinde değiştirilir. 'T Flip Flop', çıkış dalga formunun tam döngüsünü tamamlamak için iki tetikleyici gerektirir. 'T Flip Flop' tarafından üretilen çıkışın frekansı, giriş frekansının yarısı kadardır. 'T Flip Flop', 'Frekans Bölücü Devresi' olarak çalışır.
'T Flip Flop'ta, uygulanan tetikleme darbesindeki durum yalnızca önceki durum tanımlandığında tanımlanır. 'T Flip Flop'un ana dezavantajı budur.
'T flip flop', 'JK Flip Flop', 'SR Flip Flop' ve 'D Flip Flop'tan tasarlanabilir çünkü 'T Flip Flop' IC olarak mevcut değildir. 'JK Flip Flop' kullanan 'T Flip Flop'un blok şeması aşağıda verilmiştir: