logo

SR Flip Flop

SR flip flop, SET ve RESET olmak üzere iki girişe sahip, 1 bitlik hafızalı, iki durumlu bir cihazdır. SET girişi 'S' cihazı ayarlar veya çıkış 1'i üretir ve RESET girişi 'R' cihazı sıfırlar veya çıkış 0'ı üretir. SET ve RESET girişleri şu şekilde etiketlenir: S Ve R , sırasıyla.

SR flip flop, 'Set-Reset' flip flop anlamına gelir. Sıfırlama girişi, 'Q' çıkışıyla flip flop'u mevcut durumdan orijinal durumuna geri döndürmek için kullanılır. Bu çıkış, '0' veya '1' mantık düzeyindeki ayarlama ve sıfırlama koşullarına bağlıdır.

birleştirme sıralama algoritması

NAND geçidi SR flip flopu, her iki çıkışından da karşı girişe geri bildirim sağlayan temel bir flip floptur. Bu devre, tek veri bitini bellek devresinde saklamak için kullanılır. Dolayısıyla, SR flip flop'un toplam üç girişi vardır, yani 'S' ve 'R' ve akım çıkışı 'Q'. Bu çıktı 'Q' mevcut geçmiş veya durumla ilgilidir. 'Flip-flop' terimi cihazın gerçek çalışmasıyla ilgilidir, çünkü bir mantık seti durumuna 'döndürülebilir' veya karşıt mantık sıfırlama durumuna geri 'floplanabilir'.

NAND Gate SR Flip-Flop

İki adet çapraz bağlı 2 girişli NAND kapısını birbirine bağlayarak set-reset flip flop'u uygulayabiliriz. SR flip flop devresinde, her çıkıştan diğer NAND kapısı girişlerinden birine geri besleme bağlanır. Yani cihazın iki girişi vardır; yani sırasıyla Q ve Q' çıkışlı 'S'yi Ayarla ve 'R'yi Sıfırla. Aşağıda S-R flip flop'un blok şeması ve devre şeması bulunmaktadır.

Blok Şeması:

SR Flip Flop

Devre şeması:

SR Flip Flop

Ayar Durumu

Yukarıdaki şemada, R girişi yanlış veya 0'a ve S girişi doğru veya 1'e ayarlandığında, NAND geçidi Y'nin Q'1 çıkışını üretecek olan 0 girişi vardır. Q' değeri şu şekildedir: 'A' girişi olarak NAND geçidi 'X'e soluklaştı ve şimdi NAND geçidi 'X'in her iki girişi de 1'dir (S=A=1), bu da 'Q' 0 çıkışını üretecektir.

Şimdi, 'S' 1 kalacak şekilde R girişi 1 olarak değiştirilirse, NAND geçidi 'Y'nin girişleri R=1 ve B=0 olur. Burada girişlerden biri de 0 olduğundan Q' çıkışı 1'dir. Yani flip flop devresi Q=0 ve Q'=1 ile ayarlanır veya mandallanır.

sıralanmış java listeleme

Durumu Sıfırla

İkinci kararlı durumda Q' çıkışı 0'dır ve Q çıkışı 1'dir. R =1 ve S = 0 ile verilir. NAND geçidi 'X'in girişlerinden biri 0'dır ve Q çıkışı 1'dir. Q çıkışı, B girişi olarak NAND kapısı Y'ye soluklaştırılır. Yani, her iki giriş de NAND kapısı VE 1'e ayarlandığından Q' = 0 olur.

denetimli makine öğrenimi

Şimdi, eğer 'R' 1 kalacak şekilde S girişi 0 olarak değiştirilirse, Q çıkışı 0 olacaktır ve durumunda herhangi bir değişiklik olmayacaktır. Böylece, flip flop devresinin sıfırlama durumu kilitlenmiştir ve ayarlama/sıfırlama eylemleri aşağıdaki doğruluk tablosunda tanımlanmıştır:

SR Flip Flop

Yukarıdaki doğruluk tablosundan, 'S'yi ayarla ve 'R'yi sıfırla girişleri 1'e ayarlandığında, Q ve Q' çıkışlarının 1 veya 0 olacağını görebiliriz. Bu çıkışlar, önceden S veya R giriş durumuna bağlıdır. giriş koşulu mevcuttur. Yani girişler 1 olduğunda çıkışların durumları değişmeden kalır.

Her iki giriş durumunun da 0'a ayarlanması durumu geçersiz kabul edilir ve bundan kaçınılmalıdır.